# 第3章逻辑门电路 Logic Gates

- § 3.1 分立元件门电路

  Discrete Components Logic Gates
- § 3.2 TTL 集成门电路
  TTL Integrated Logic Gates
- § 3.3 MOS 逻辑电路 MOS Logic Circuits

# § 3.1 分立元件门电路

# Discrete Components Logic Gates

• 用电压(电平)表示逻辑高和低

逻辑高 – 高电平 逻辑低 – 低电平 获得高 (logic 1)、低 (logic 0) 输出电平的基本原理

 开关 S
 输出电位 V<sub>o</sub>

 断开
 高

 接诵
 低



S { Diode Transistor MOS FET

输入信号  $V_i$  控制其工作在截止和导通两个状态,S 起开关作用。

# **二极管** A—→ K

- · 当二极管加正向电压时。二极管导通,压降维持 在0.7V左右
- · 当二极管加反向电压时,处于截止状态,只有极微小的电流/<sub>5</sub> (µA级) 流过

# 三极管在电路中的三种工作状态: 放大状态、截止状态、饱和状态



• 关的条件(管子截止)

当以使三极管 $v_{\rm BE} < 0.7V$ ,  $i_{\rm B} \approx 0$ ,  $i_{\rm C} \approx 0$ ,  $v_{\rm O} \approx V_{\rm CC}$ .



• 开的条件(管子饱和)

当输入 $\nu_{\rm I} \geq 0.7 \rm V$ ,如果

$$i_{\rm B} > i_{\rm BS} = \frac{i_{\rm CS}}{\beta} = \frac{V_{\rm CC} - V_{\rm CES}}{\beta R_{\rm C}}$$

### 1. 与门 (AND)电路 定义: 低电平 0V, 高电平 5V



当
$$A=0$$
 (Low), D1导通,  $AB F 0 0 0$  D1钳位 0.7 V,  $S=0.7$  V 0 1 0 1 0 1 0 0 1 1 1 1

当 
$$B=0$$
, or  $A=B=0$  时,  $F=AB$  情况相同。(真值表前3行)

当 A=B=1 (High, 5 V), D1 和 D2 都截止, T=1 (High, 5 V) (真值表最后1行)

# 2. 或门 (OR)电路 <u>定义: 低电平-5V,高电平0V</u>



当
$$A=B=0$$
 (-5 V, Low),

D1和D2截止,F=0(Low);

当 A=1 (High),D1 导通,

$$F = 1$$
 (High).

(減0.7 V仍为高电平)

当
$$B=1$$
, or  $A=B=1$ 时,情况相同

$$F = A + B$$

# 3. 非门(NOT)电路

$$F = \overline{A}$$



#### 分立元件门电路存在的问题:

#### (1) 高低电平偏移



#### (2) 负载特性差



• 当驱动门输出高电平时

负载电流流过 $R_{C}$ 将产生压降,使高电平输出电压下降,因此,要求 $R_{C}$ 越小越好。



#### 各电流之间的关系:

 $i_{\mathrm{L}} + i_{\mathrm{C}} = i_{\mathrm{T}}$ 

• 当门电路输出低电平的

i<sub>T</sub>增大将使驱动门低电平输出电压上升。

在 $i_{\rm T}$ 不变的情况下, $i_{\rm C}$ 越小,允许灌电流 $i_{\rm L}$ 越大。因此,要求 $R_{\rm C}$ 越大越好。

# § 3.2 TTL 集成门电路

# § 3.2.1 TTL 与制门 TTL NAND Gates

TTL——Transistor Transistor Logic 晶体管晶体管逻辑

74: 经典系列

74H:高速系列

74S:肖特基系列

74LS: 低功耗、 自特基

TTL 系列典型值

高电平 1: 2.8~3.6 V

低电平 0: 0~0.3 V

#### 1. 工作原理

$$F = \overline{AB}$$

T1: 两发射极 (多发射极), 两个be结

A、B任意接低电平,必有一个发射结导通

